EASEA papers

De
Révision datée du 8 février 2019 à 13:04 par Collet (discussion | contributions) (Page créée avec « ==References== #(Arenas, 2002) Arenas M. G., Collet P., Eiben A. E., Jelasity M., Merelo J. J., Paechter B., Preuss M. and Marc Schoenauer, "A Framework for Distributed Ev... »)
(diff) ← Version précédente | Voir la version actuelle (diff) | Version suivante → (diff)
Aller à la navigation Aller à la recherche

References

  1. (Arenas, 2002) Arenas M. G., Collet P., Eiben A. E., Jelasity M., Merelo J. J., Paechter B., Preuss M. and Marc Schoenauer, "A Framework for Distributed Evolutionary Algorithms", Parallel Problem Solving from Nature — PPSN VII, Springer LNCS 2439, ISBN 978-3-540-44139-7, pp 665-675.
  2. (Collet, 2000) Collet P., Lutton E., Schoenauer M., Louchet J., "Take It EASEA", in Parallel Problem Solving from Nature PPSN VI, Springer LNCS 1917, ISBN 978-3-540-41056-0, pp 891--901.
  3. (Collet, 2001) Collet P., Lutton E., Schoenauer M., Louchet J., "EASEA : un langage de spécification pour les algorithmes évolutionnaires", RR-4218, INRIA, Projet Fractales.
  4. (Kruger, 2010) Krüger F., Maitre O., Jimenez S., Baumes L., Collet P., "Speedups between x70 and x120 for a generic local search (memetic algorithm) on a single GPGPU chip", EvoApplications, Springer LNCS 6024, ISBN 978-3-642-12238-5, pp 501-511.
  5. (Lutton, 2002) Lutton E., Collet P., Louchet J., "EASEA Comparisons on Test Functions: GALib versus EO", in Artificial Evolution, Springer LNCS 2310, ISBN 978-3-540-43544-0, pp 219--230.
  6. (Maitre, 2009a) Maitre O., Baumes L., Lachiche N., Corma A., Collet P., "Coarse Grain Parallelization of Evolutionary Algorithms on GPGPU cards with EASEA", Gecco'09, ACM, pp 1403-1410.
  7. (Maitre, 2009b) Maitre O., Lachiche N., Clauss P., Baumes L., Corma A., Collet P., "Efficient Parallel Implementation of Evolutionary Algorithms on GPGPU Cards", EuroPar Parallel Processing, Springer LNCS 5704, ISBN 978-3-642-03868-6, pp 974-985.
  8. (Maitre, 2010a) Maitre O., Lachiche N., Collet P., "Fast Evaluation of GP Trees on GPGPU by Optimizing Hardware Scheduling", Genetic Programming, Springer LNCS 6021, ISBN 978-3-642-12147-0, pp 301-312.
  9. (Maitre, 2010b) Maitre O., Querry S., Lachiche N., Collet P., EASEA Parallelization of Tree-Based Genetic Programming, IEEE CEC 2010, in press.
  10. (Moore, 1065) Moore G., "Cramming More Components onto Integrated Circuits", Electronics Magazine, 38(8), April 19 1965.